本文檔識別了M5272C3評估板與M5272C3用戶手冊中描述的實(shí)現(xiàn)差異。請?jiān)趆ttp://www.motorola.com/semiconductors上查看最新更新。
此勘誤適用于M5272C3評估板的所有版本。
生成PLIC連接器的鎖存寫入和緩沖區(qū)讀取信號的PAL方程依賴于MCF5272處理器的芯片選擇(CS)和輸出使能(OE)信號。寫入鎖存器沒有問題;OE始終保持高電平,而CS6在低電平時(shí)觸發(fā),因此CS6_WR信號的定時(shí)是適當(dāng)?shù)?,適用于LCX574八位鎖存器。使用CS6_RD讀取LCX245八位緩沖器也沒有問題,其中CS6最初觸發(fā)為低電平,一段時(shí)間后OE變?yōu)榈碗娖?,然后這兩個(gè)信號再次變?yōu)楦唠娖健H欢?,由于在讀取周期中CS6和OE不同時(shí)變?yōu)榈碗娖?,PAL無意中生成了一個(gè)短暫的CS6_WR信號,并在生成CS6_RD信號之前破壞了鎖存器中存儲的數(shù)據(jù)。請參考圖1,從邏輯分析儀中捕獲的問題的可視化表示。
同樣的問題也適用于CS5_RD信號,因此M5272C3用戶手冊附錄B中的PAL方程是不正確的。