硬件型號(hào):高科美芯1206
系統(tǒng)版本:半導(dǎo)體系統(tǒng)
1、當(dāng)TTL電路驅(qū)動(dòng)CMOS電路時(shí),如果電路輸出的高電平低于CMOS電路的最低高電平(一般為3.5V), 這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
2、OC門(mén)電路必須使用上拉電阻,以提高輸出的高電平值。
3、為增強(qiáng)輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。
4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。
5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限,增強(qiáng)抗干擾能力。
6、提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。
7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。
(圖片來(lái)源于互聯(lián)網(wǎng))