一、前言
RSC6218A是一款可以滿足4項標準的優(yōu)秀產(chǎn)品:①2024年8月1日要實施的《建筑照明設計標準》GBT0034-2024;②2024年07月01日起實施的《電磁兼容限值 第1部分:諧波電流發(fā)射限值(設備每相輸入電流≤16A)》GB17625.1-2022;③已實施的教育照明標準:GB/T 36876-2018;④已實施的歐盟新版ERP EU2019/2020;本篇分享的是應用RSC6218A設計18W高效率電源驅動的案例。
?二、RSC6218A 18W案例
開關電源的開關特性會使電源的MOS與變壓器產(chǎn)生電磁兼容方面的干擾,優(yōu)秀的PCB Layout可以解決電磁兼容問題,同時也可有效避免干擾源的擴大;如圖結合實例說明RSC6218A系列LLC諧振電源方案PCB的設計要點,提升LLC諧振方案的穩(wěn)定性。
1、嚴格遵循功率“地”、信號“地”分離的原則,如圖示例中CS電阻的地單點連到高壓電解CE1的負端處;芯片地是重點,LAYOUT時注意:①芯片的AGND,F(xiàn)B下偏電阻的“地”先回到VCC的電容C5“地”,然后再回到CE1的負端處;②芯片的PGND單點連到高壓電解CE1的負端處;
2、減小主功率環(huán)路的面積,包括諧振腔回路、開關功率回路、負載電流回路,可有效減少干擾源的擴大;如圖示例中加粗線的部分走線銅箔;
3、自舉升壓回路注意點,自舉二極管與電容的結點靠近PIN10之HB腳,可避免外來干擾引入,影響系統(tǒng)的穩(wěn)態(tài)工作;
4、FB引腳的上偏與下偏采樣電阻和濾波電容的結點一定要靠近芯片PIN14之FB腳,否則會影響OVP點以及可拉載的電壓點,影響系統(tǒng)的穩(wěn)定性;
5、CS引腳的取樣電阻R11應靠近芯片PIN15之CS腳,并且要遠離存在較高di/dt的走線,減少造成恒流點不穩(wěn)定因素;
6、在使用散熱器時,散熱器上會有高頻電流流過,所以散熱器應就近接“地”,這樣可減少干擾源的擴大;
7、芯片背面PCB正上方盡量不要放置與芯片的“地”存在較高動態(tài)電壓差的器件,例如變壓器、臥躺式且大平面緊貼PCB朝下的TO-220封裝MOSFET;
8、諧振電感與電流互感器在線路中放置的位置可以調(diào)整,LAYOUT時可以根據(jù)實際布線需要放置,方便走線取樣與產(chǎn)品穩(wěn)定性。
三、關鍵器件的設計指導與選料規(guī)格
簡潔可靠的理論指導,優(yōu)化關鍵器件的范圍與選料規(guī)格,讓工程師朋友們設計LLC方案變得有理有據(jù),通俗易懂,輕松應對客戶開案的需求。
四、實際物料清單BOM分享
瑞森半導體提供完善的設計參考資料與廣大工程師朋友進行分享,用心做好芯片,用心做好服務,愿與客戶共成長,實現(xiàn)共贏的目標。