加入星計劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴散
  • 作品版權(quán)保護
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入

vivado

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

Vivado設(shè)計套件,是FPGA廠商賽靈思公司2012年發(fā)布的集成設(shè)計環(huán)境。包括高度集成的設(shè)計環(huán)境和新一代從系統(tǒng)到IC級的工具,這些均建立在共享的可擴展數(shù)據(jù)模型和通用調(diào)試環(huán)境基礎(chǔ)上。這也是一個基于AMBA AXI4 互聯(lián)規(guī)范、IP-XACT IP封裝元數(shù)據(jù)、工具命令語言(TCL)、Synopsys 系統(tǒng)約束(SDC) 以及其它有助于根據(jù)客戶需求量身定制設(shè)計流程并符合業(yè)界標(biāo)準(zhǔn)的開放式環(huán)境。賽靈思構(gòu)建的Vivado 工具把各類可編程技術(shù)結(jié)合在一起,能夠擴展多達1 億個等效ASIC 門的設(shè)計。

Vivado設(shè)計套件,是FPGA廠商賽靈思公司2012年發(fā)布的集成設(shè)計環(huán)境。包括高度集成的設(shè)計環(huán)境和新一代從系統(tǒng)到IC級的工具,這些均建立在共享的可擴展數(shù)據(jù)模型和通用調(diào)試環(huán)境基礎(chǔ)上。這也是一個基于AMBA AXI4 互聯(lián)規(guī)范、IP-XACT IP封裝元數(shù)據(jù)、工具命令語言(TCL)、Synopsys 系統(tǒng)約束(SDC) 以及其它有助于根據(jù)客戶需求量身定制設(shè)計流程并符合業(yè)界標(biāo)準(zhǔn)的開放式環(huán)境。賽靈思構(gòu)建的Vivado 工具把各類可編程技術(shù)結(jié)合在一起,能夠擴展多達1 億個等效ASIC 門的設(shè)計。收起

查看更多
  • FPGA開源項目,應(yīng)該怎么找?
    FPGA開源項目,應(yīng)該怎么找?
    今天給大俠帶來在FPGA技術(shù)交流群里平時討論的問題答疑合集(十九),以后還會多推出本系列,話不多說,上貨。Q:想找一些fpga的開源項目,應(yīng)該怎么找,或者說那些開源網(wǎng)站上,我怎么接開源項目,我能做什么?
  • FIFO復(fù)位流程
    FIFO復(fù)位流程
    在FIFO的使用過程中不可避免的在某些應(yīng)用下必須使用reset信號,將當(dāng)前FIFO中數(shù)據(jù)清空,但是我們現(xiàn)在調(diào)用的xilinx的FIFO核在復(fù)位條件不滿足時會偶現(xiàn)FIFO進入復(fù)位狀態(tài)無法恢復(fù),必須重新斷上電才能恢復(fù)的問題,所以在使用FIFO時我們必須嚴(yán)格的按照datasheet上要求執(zhí)行,以免出現(xiàn)異常。
    2044
    09/03 18:55
  • Vivado使用小技巧
    Vivado使用小技巧
    1.安裝Vivado 2017.4后,打開軟件出現(xiàn)如下圖“應(yīng)用程序無法正常啟動(0xc000007b)”錯誤:
  • FPGA Vivado調(diào)用IP核詳細操作步驟
    FPGA Vivado調(diào)用IP核詳細操作步驟
    今天給大俠帶來Vivado調(diào)用IP核詳細操作步驟,手把手教學(xué),請往下看。話不多說,上貨。首先咱們來了解一下vivado的IP核,IP核(IP Core):Vivado中有很多IP核可以直接使用,例如數(shù)學(xué)運算(乘法器、除法器、浮點運算器等)、信號處理(FFT、DFT、DDS等)。
  • Vivado編譯常見錯誤合集(一)
    Vivado編譯常見錯誤合集(一)
    本文對Vivado編譯時常見的錯誤或者關(guān)鍵警告做一些梳理匯總,便于日后歸納總結(jié)。
  • Vivado 使用Simulink設(shè)計FIR濾波器
    Vivado 使用Simulink設(shè)計FIR濾波器
    今天給大俠帶來Vivado經(jīng)典案例:使用Simulink設(shè)計FIR濾波器,話不多說,上貨。FIR(Finite Impulse Response)濾波器:有限長單位沖激響應(yīng)濾波器,又稱為非遞歸型濾波器,是數(shù)字信號處理系統(tǒng)中最基本的元件,它可以在保證任意幅頻特性的同時具有嚴(yán)格的線性相頻特性,同時其單位抽樣響應(yīng)是有限長的,因而濾波器是穩(wěn)定的系統(tǒng)。因此,F(xiàn)IR濾波器在通信、圖像處理、模式識別等領(lǐng)域都有著廣泛的應(yīng)用。
  • Vivado DDS IP核仿真
    Vivado DDS IP核仿真
    直接數(shù)字合成器(DDS)或數(shù)控振蕩器(NCO)是許多數(shù)字通信系統(tǒng)中的重要部件。正交合成器用于構(gòu)造數(shù)字下變頻器和上變頻器、解調(diào)器,并實現(xiàn)各種類型的調(diào)制方案,包括PSK(相移鍵控)、FSK(頻移鍵控(frequency shift keying))和MSK(minimum shift keyed)。
    4321
    02/18 17:10
  • Xilinx FPGA Partial Reconfiguration 部分重配置 詳細教程
    Xilinx FPGA Partial Reconfiguration 部分重配置 詳細教程
    Partial Reconfiguration(部分重配置)在現(xiàn)在的FPGA應(yīng)用中越來越常見,我們這次的教程以Project模式為例來說明部分重配置的操作過程。這里我們使用的Vivado版本是2017.2,使用的例程是Vivado自帶的wavegen工程,并在工程中增加一個計數(shù)器模塊,如下圖所示
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-VGA驅(qū)動設(shè)計
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-VGA驅(qū)動設(shè)計
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,VGA驅(qū)動設(shè)計。話不多說,上貨。
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-超聲波驅(qū)動設(shè)計
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-超聲波驅(qū)動設(shè)計
    大俠好,歡迎來到FPGA技術(shù)江湖。本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-EEPROM驅(qū)動設(shè)計
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-EEPROM驅(qū)動設(shè)計
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。本次帶來Vivado系列,EEPROM驅(qū)動設(shè)計。話不多說,上貨。
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-TLC5620驅(qū)動教程
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-TLC5620驅(qū)動教程
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。本次帶來Vivado系列,TLC5620驅(qū)動教程。話不多說,上貨。
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-TLC549驅(qū)動設(shè)計
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-TLC549驅(qū)動設(shè)計
    系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,TLC549驅(qū)動設(shè)計。話不多說,上貨。
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-UART驅(qū)動教程
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-UART驅(qū)動教程
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。本次帶來Vivado系列,UART驅(qū)動教程。話不多說,上貨。
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-FIFO使用教程
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-FIFO使用教程
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-ROM使用教程
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-ROM使用教程
    本次帶來Vivado系列,ROM使用教程。話不多說,上貨。
  • vivado使用tcl和tcl打開vivado工程的方法
    把vivado工程保存成.tcl文件,有兩種方法,分別是:① 使用tcl命令:在打開的vivado工程中,在tcl命令輸入行,輸入如下命令,write_project_tcl { d:/work/system.tcl},即可把工程保存成.tcl文件。其中d:/work/是.tcl文件保存的路徑,可根據(jù)實際使用的需要更改,system.tcl是保存的文件名。
    6469
    2023/05/12
  • FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-按鍵使用教程
    FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-按鍵使用教程
    大俠好,歡迎來到FPGA技術(shù)江湖。本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。
  • Vivado邏輯分析儀使用教程
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。
  • Xilinx FPGA Vivado 開發(fā)流程
    本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。

正在努力加載...