加入星計(jì)劃,您可以享受以下權(quán)益:
Quartus II design 是最高級(jí)和復(fù)雜的,用于system-on-a-programmable-chip (SOPC)的設(shè)計(jì)環(huán)境。 Quartus II design 提供完善的 timing closure 和 LogicLock? 基于塊的設(shè)計(jì)流程。Quartus II design是唯一一個(gè)包括以timing closure 和 基于塊的設(shè)計(jì)流為基本特征的programmable logic device (PLD)的軟件。 Quartus II 設(shè)計(jì)軟件改進(jìn)了性能、提升了功能性、解決了潛在的設(shè)計(jì)延遲等,在工業(yè)領(lǐng)域率先提供FPGA與mask-programmed devices開(kāi)發(fā)的統(tǒng)一工作流程。
Quartus II design 是最高級(jí)和復(fù)雜的,用于system-on-a-programmable-chip (SOPC)的設(shè)計(jì)環(huán)境。 Quartus II design 提供完善的 timing closure 和 LogicLock? 基于塊的設(shè)計(jì)流程。Quartus II design是唯一一個(gè)包括以timing closure 和 基于塊的設(shè)計(jì)流為基本特征的programmable logic device (PLD)的軟件。 Quartus II 設(shè)計(jì)軟件改進(jìn)了性能、提升了功能性、解決了潛在的設(shè)計(jì)延遲等,在工業(yè)領(lǐng)域率先提供FPGA與mask-programmed devices開(kāi)發(fā)的統(tǒng)一工作流程。收起
查看更多FPGA Quartus
多路彩燈控制器VHDL代碼Quartus仿真FPGA verilog
16x16點(diǎn)陣滾動(dòng)顯示漢字Verilog代碼Quartus仿真FPGA verilog
FSK調(diào)制解調(diào)器Verilog代碼Quartus仿真FPGA Quartus
FIR低通濾波器設(shè)計(jì)VHDL代碼Quartus仿真FPGA 數(shù)碼管
七段數(shù)碼管顯示Verilog代碼Quartus 開(kāi)發(fā)板FPGA verilog
可調(diào)定時(shí)器設(shè)計(jì)Verilog代碼Quartus仿真FPGA verilog
32位加法器設(shè)計(jì)Verilog代碼Quartus仿真FPGA Quartus
8輸入同或門設(shè)計(jì)VHDL代碼Quartus仿真FPGA verilog
狀態(tài)機(jī)控制的交通燈設(shè)計(jì)Verilog代碼Quartus仿真FPGA Quartus
東西,南北兩個(gè)方向交通燈設(shè)計(jì)VHDL代碼Quartus仿真FPGA verilog
定時(shí)器的設(shè)計(jì)Verilog代碼Quartus仿真FPGA verilog
出租車自動(dòng)計(jì)費(fèi)器Verilog代碼Quartus仿真FPGA Quartus
4路倒計(jì)時(shí)搶答器設(shè)計(jì)VHDL代碼Quartus DE2-115開(kāi)發(fā)板FPGA 控制器
基于EDA的電烤箱控制器設(shè)計(jì)Verilog代碼Quartus 新起點(diǎn)FPGA開(kāi)發(fā)板FPGA 數(shù)碼管
多功能數(shù)字鐘VHDL代碼Quartus仿真