加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入

CXL

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論
  • CXL破繭而出,存儲(chǔ)大廠成資深玩家
    CXL破繭而出,存儲(chǔ)大廠成資深玩家
    曾幾何時(shí),數(shù)據(jù)如同洶涌的潮水,以指數(shù)級的速度在我們的數(shù)字世界里泛濫。從巨型數(shù)據(jù)中心到小小的個(gè)人電腦,都被卷入了這場數(shù)據(jù)洪流之中....此時(shí),數(shù)據(jù)的心臟“芯片”,演繹著一輪又一輪技術(shù)之戰(zhàn)。本文的主角CXL高速互聯(lián)技術(shù),正是從這片“混亂”的數(shù)據(jù)海洋中,開辟出一條嶄新的航道,使得不同類型的芯片可以實(shí)現(xiàn)更加緊密地協(xié)同工作,從而成為推動(dòng)計(jì)算領(lǐng)域變革的關(guān)鍵力量。
  • 2024年,CXL 2.0加速到來
    2024年,CXL 2.0加速到來
    數(shù)據(jù)處理的增加、虛擬化的廣泛使用以及內(nèi)存中計(jì)算的增加,使得服務(wù)器對CPU附加內(nèi)存的需求呈指數(shù)級增長。人工智能、機(jī)器學(xué)習(xí)、大數(shù)據(jù)和分析等現(xiàn)代工作負(fù)載加劇了數(shù)據(jù)中心管理人員面臨的內(nèi)存挑戰(zhàn)。訓(xùn)練大型語言模型(LLM),如GPT-4、Llama 2和PaLM 2需要大的內(nèi)存容量和計(jì)算能力。
  • FPGA巨頭自適應(yīng)SoC加速水平再創(chuàng)新高,三大創(chuàng)新突破
    AMD推出第二代Versal Premium系列自適應(yīng)SoC,旨在面向各種工作負(fù)載提供最高水平系統(tǒng)加速。這是FPGA行業(yè)首款在硬IP中采用CXL 3.1、PCIe Gen6并支持LPDDR5存儲(chǔ)器的器件。
  • 新品發(fā)布 | 研華新一代CXL 2.0內(nèi)存,數(shù)據(jù)中心效率大革新!
    新品發(fā)布 | 研華新一代CXL 2.0內(nèi)存,數(shù)據(jù)中心效率大革新!
    研華科技宣布推出新一代SQRAM CXL 2.0 Type 3 內(nèi)存模塊。Compute Express Link (CXL) 2.0 是內(nèi)存技術(shù)的下一代進(jìn)化產(chǎn)品,可通過高速、低延遲的互連實(shí)現(xiàn)內(nèi)存擴(kuò)展和加速,滿足大型 AI 訓(xùn)練和高性能計(jì)算集群的需求。 CXL 2.0 建立在 CXL 規(guī)范的基礎(chǔ)上,引入了內(nèi)存共享和擴(kuò)展等高級功能,使異構(gòu)計(jì)算環(huán)境中的資源利用效率更高,在當(dāng)今高性能計(jì)算領(lǐng)域引起了廣泛關(guān)
  • 打造異構(gòu)計(jì)算新標(biāo)桿!國數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)
    打造異構(gòu)計(jì)算新標(biāo)桿!國數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)
    領(lǐng)先的高速互聯(lián)芯片及方案設(shè)計(jì)廠商國數(shù)集聯(lián)發(fā)布業(yè)界首創(chuàng)的CXL混合資源池(Compute Express Link Hybrid Resource Pool ,以下簡稱“CHRP”)參考設(shè)計(jì)。該參考設(shè)計(jì)是首個(gè)支持異構(gòu)計(jì)算架構(gòu)的CXL硬件設(shè)備,標(biāo)志著CXL技術(shù)在數(shù)據(jù)中心領(lǐng)域迎來異構(gòu)計(jì)算新階段。 國數(shù)集聯(lián)基于FPGA與自主研發(fā)的CXL協(xié)議IP的先進(jìn)特性,可實(shí)現(xiàn)CPU、GPU、DDR、SSD、FPGA等多