加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入

高電平

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

高電平,指的是與低電平相對(duì)的高電壓,是電工程上的一種說(shuō)法。在邏輯電平中,保證邏輯門的輸入為高電平時(shí)所允許的最小輸入高電平,當(dāng)輸入電平高于輸入高電壓(Vih)時(shí),則認(rèn)為輸入電平為高電平。

高電平,指的是與低電平相對(duì)的高電壓,是電工程上的一種說(shuō)法。在邏輯電平中,保證邏輯門的輸入為高電平時(shí)所允許的最小輸入高電平,當(dāng)輸入電平高于輸入高電壓(Vih)時(shí),則認(rèn)為輸入電平為高電平。收起

查看更多
  • 低電平和高電平是什么意思
    低電平和高電平是什么意思:高電平,指的是與低電平相對(duì)的高電壓,是電工程上的一種說(shuō)法;低電平(Vil)指的是保證邏輯門的輸入為低電平時(shí)所允許的最大輸入低電平,當(dāng)輸入電平低于Vil時(shí),則認(rèn)為輸入電平為低電平。
    10.6萬(wàn)
    01/13 17:10
  • 低電平和高電平的區(qū)別
    電子電路中高電平是電壓高的狀態(tài),一般記為1;電子電路中低電平是電壓低的狀態(tài),一般記為0;高低電平的劃分對(duì)于TTL來(lái)說(shuō)高電平是:2.4V-5.0V,低電平是:0.0V-0.4V;高低電平的劃分對(duì)于CMOS來(lái)說(shuō)高電平是:4.99-5.0V,低電平是:0.0-0.01v。
  • cmos門電路高低電平怎么判斷 cmos高電平和低電平范圍是多少
    CMOS門電路是數(shù)字電路中常見(jiàn)的一類,它由n溝道MOS(NMOS)晶體管和p溝道MOS(PMOS)晶體管組成。在CMOS門電路中,兩種類型的晶體管交替連接,形成了復(fù)雜的邏輯功能。要正確使用CMOS門電路,需要了解其高低電平的定義和范圍。
  • 高低電平的概念 高低電平怎么判斷
    高低電平指電信號(hào)在不同時(shí)間內(nèi)所處的電壓狀態(tài),通常用高電平表示邏輯真、開(kāi)啟或有效等含義,用低電平表示邏輯假、關(guān)閉或無(wú)效等含義。
    1.4萬(wàn)
    2022/08/16
  • 高低電平是什么意思 高低電平的電壓范圍
    在數(shù)字電路中,高低電平是指電信號(hào)在正常工作狀態(tài)下的兩種電壓狀態(tài)。高電平一般表示邏輯或“1”,低電平表示邏輯或“0”。在數(shù)字電子電路中,高低電平的轉(zhuǎn)換控制著許多重要的功能,如時(shí)鐘信號(hào)、開(kāi)關(guān)和數(shù)據(jù)傳輸。
    1.3萬(wàn)
    2022/08/16