隨著時(shí)鐘速率和數(shù)據(jù)傳送速度在每次性能進(jìn)步中不斷提高,存儲器子系統(tǒng)的模擬信號完整性越來越多地成為設(shè)計(jì)人員關(guān)注的領(lǐng)域,他們必須保證系統(tǒng)性能余量,或保證一個(gè)系統(tǒng)內(nèi)部的存儲器和存儲控制設(shè)備的互操作能力。許多性能問題,甚至協(xié)議層的問題,都可以追溯到信號完整性問題。因此,在存儲器設(shè)備上進(jìn)行模擬檢驗(yàn)的重要意義已經(jīng)提升到驗(yàn)證多種電子設(shè)計(jì)中的關(guān)鍵步驟。