KF8F4110/12/20/22/30/32 為哈佛結(jié)構(gòu)的精簡指令 CPU。在這種結(jié)構(gòu)中,程序和數(shù)據(jù)總線是相互獨立的。指令字節(jié)長度為 16 位,大多數(shù)指令能在一個機器周期內(nèi)執(zhí)行完成。一共有 73 條指令,效率高,容易進行指令擴展。
芯片內(nèi)集成了多種外設(shè),包括:
1 個 8 位定時器/計數(shù)器 T0
1 個 16 位定時器/計數(shù)器 T1
2 個 16 位定時器 T2/T3
1 個 12 位 10/12/14 通道 ADC 模塊
2 個 8 位 PWM 模塊
1 個 CCP(捕捉/比較/PWM5)模塊
2 個模擬比較器模塊
1 個運算放大器模塊(KF8F4110/20/30 沒有運放模塊)
1 個 USART 模塊
1 個 SSCI(I2C/SPI)模塊
一個 2V/3V/4V 可選的參考電壓
硬件看門狗(帶軟件使能)
低電壓檢測及低電壓復(fù)位模塊等
芯片內(nèi)集成了 16K 字節(jié)的程序存儲器和 128×8 位的 DATA EEPROM;KF8F4110/12/20/22/30/32 集成了(1024+16)×8 位的用戶數(shù)據(jù)存儲器 RAM。