56F827是基于56800核心的控制器系列的一員。它將數(shù)字信號處理器(DSP)的處理能力和微控制器的功能以及一組靈活的外設(shè)集成在一個(gè)芯片上,為通用應(yīng)用提供了極具成本效益的解決方案。由于其低成本、配置靈活性和緊湊的程序代碼,56F827非常適用于許多應(yīng)用。
56F827包括許多外設(shè),特別適用于噪聲抑制、ID標(biāo)簽讀取器、超聲/次聲檢測器、安全訪問設(shè)備、遠(yuǎn)程計(jì)量、聲音警報(bào)和電話等應(yīng)用。
56800核心基于哈佛式體系結(jié)構(gòu),由三個(gè)并行運(yùn)行的執(zhí)行單元組成,每個(gè)指令周期可進(jìn)行多達(dá)六個(gè)操作。微處理器風(fēng)格的編程模型和優(yōu)化的指令集可直接生成高效、緊湊的DSP和MCU應(yīng)用代碼。該指令集對于C/C++編譯器也非常高效,可實(shí)現(xiàn)快速開發(fā)優(yōu)化的控制應(yīng)用程序。
56F827支持從內(nèi)部或外部存儲器執(zhí)行程序。每個(gè)指令周期可以從芯片上的數(shù)據(jù)RAM訪問兩個(gè)數(shù)據(jù)操作數(shù)。根據(jù)外設(shè)配置,56F827還提供兩條外部專用中斷線和最多64個(gè)通用輸入/輸出(GPIO)線。
56F827控制器包括64K個(gè)16位字的程序閃存和4K個(gè)字的數(shù)據(jù)閃存(通過JTAG端口可編程),以及1K個(gè)字的程序RAM和4K個(gè)字的數(shù)據(jù)RAM。它還支持從外部存儲器執(zhí)行程序。56800核心能夠每個(gè)指令周期從芯片上的數(shù)據(jù)RAM訪問兩個(gè)數(shù)據(jù)操作數(shù)。
該控制器還提供了一套完整的標(biāo)準(zhǔn)可編程外設(shè),包括一個(gè)10輸入、12位模數(shù)轉(zhuǎn)換器(ADC)、一個(gè)同步串行接口(SSI)、兩個(gè)串行外設(shè)接口(SPI)、三個(gè)串行通信接口(SCI)。(注意:第二個(gè)SPI與第二和第三個(gè)SCI復(fù)用,可以選擇第二個(gè)SPI或兩個(gè)額外的SCI。)該控制器還提供一個(gè)可編程片選信號(PCS)和一個(gè)四路定時(shí)器。如果不需要這些功能,SCI、SSI、SPI、四路定時(shí)器A和選擇的地址和數(shù)據(jù)線也可以用作通用輸入/輸出(GPIO)。