智能速度技術架構將真正的并行性引入移動設備處理器,從而實現(xiàn)更有效的每個CPU周期的數(shù)據(jù)處理。這意味著Freescale處理器可以提供與時鐘速度更高的處理器相當或更好的性能。在普通處理器中,較高的時鐘速度意味著更快的電池耗電量,因此以較低的時鐘速度提供相同性能是一個功耗優(yōu)勢。
Freescale的智能速度技術采用智能集成方法,利用硬件加速器卸載CPU以及智能速度開關為系統(tǒng)帶來并行處理。例如,i.MX31多媒體應用處理器上的6x5交叉開關幾乎消除了ARM? CPU的等待狀態(tài)。
這導致每條指令所需的有效周期數(shù)(eCPI)更少,使得Freescale i.MX應用處理器和Mobile Extreme Convergence(MXC)蜂窩處理器能夠提供與時鐘速度更高的處理器相當?shù)男阅?,但不會產(chǎn)生更高工作頻率帶來的功耗懲罰。