本設(shè)計(jì)以FPGA為控制核心,采用直接數(shù)字頻率合成(DDS)設(shè)計(jì)了一款信號(hào)可調(diào)的信號(hào)發(fā)生器,采用的FPGA是Altera公司研發(fā)的的Cyclnoe II系列,所選用的型號(hào)是EP4C6F17C8,外圍構(gòu)建了AD公司生產(chǎn)的AD9708轉(zhuǎn)換電路,以及低通濾波電路。可以輸出步進(jìn)100Hz,頻率范圍在100Hz~10MHz之間的正弦波,三角波,鋸齒波,方波等波形。
此資料僅供參考,只有PDF版原理圖!需要源碼可加qq1833486400,分享免費(fèi)送代碼?。?!