在產(chǎn)業(yè)數(shù)字化的推進過程中,各行各業(yè)不僅僅對芯片設計的多樣性要求更高,也對功耗提出了全新挑戰(zhàn)。為了不斷追求更佳的功耗目標,下一代處理器內(nèi)核,例如最新的Arm®內(nèi)核,也變得更大、更復雜。在傳統(tǒng)方法下,一般直到布局布線的最后階段才會著手解決電源完整性問題,但這可能會導致設計后期ECO,甚至更改整套電源網(wǎng)格策略,從而嚴重影響設計進度。
為幫助開發(fā)者應對功耗挑戰(zhàn),新思科技的數(shù)字設計專家Shankar Vellanthurai將在本次研討會中,在線演示使用 Fusion Compiler™快速、易部署的Redhawk-Fusion和IC Validator in-design 設計流程。該流程利用機器學習在5納米節(jié)點的Arm®Cortex®-A78內(nèi)核上實現(xiàn)功耗目標。同時,Shankar還將詳細與您討論以下功耗簽核技術:
● 動態(tài)功耗整形(Dynamic Power Shaping)
● IR感知布局
● IR感知CCD
● IR感知ECO
● 電源網(wǎng)格增強(PGA)
日期:2021年02月24日(下周三)
時間: 北京時間 13:00 – 14:00
嘉賓介紹
Shankar Vellanthurai
Arm解決方案組
新思科技
作為新思科技Arm解決方案組(ASG)的技術專員,Shankar與研發(fā)部門緊密合作,提供面向高性能Arm處理器內(nèi)核的新技術和方法。Shankar在EDA行業(yè)擁有超過15年的經(jīng)驗,他工作的技術重點包括綜合、布局路線、形式驗證以及低功耗。Shankar擁有密西西比州立大學(Mississippi State University)的電氣工程碩士學位。