加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專(zhuān)業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入
  • 正文
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

Mentor:Veloce APP引領(lǐng)硬件仿真走進(jìn)“應(yīng)用時(shí)代”

2016/03/04
2
閱讀需 17 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

隨著集成電路的發(fā)展,芯片的集成度越來(lái)越高,其中嵌入了 CPU、GPU、MMUs 以及存儲(chǔ)器,為了滿足通信需求還會(huì)配置各種協(xié)議接口,如多媒體、視頻、以太網(wǎng)以及 PCIe 等,因此在大規(guī)模芯片設(shè)計(jì)硬件加速器變成工程師的不二選擇,它可以幫助工程師快速找出問(wèn)題所在,縮短開(kāi)發(fā)周期,加快產(chǎn)品上市時(shí)間,在如今競(jìng)爭(zhēng)激烈的市場(chǎng)環(huán)境下受到很多用戶的青睞。

硬件仿真,優(yōu)勢(shì)盡顯
說(shuō)到仿真我們可能首先會(huì)想到軟件仿真,因?yàn)槠湔{(diào)試方便,但是如今也因?yàn)樗俣嚷獾皆嵅?。?dāng)然還有 FPGA 仿真,它以速度快被人們所知,但是缺點(diǎn)是在測(cè)試中可見(jiàn)程度差,工程師不容易直接看出問(wèn)題所在,因此查錯(cuò)花費(fèi)時(shí)間較長(zhǎng)。為了更全面滿足 IC 設(shè)計(jì)者的需求,EDA 廠商紛紛推出了硬件仿真加速器,不僅速度快、容量大,而且可以進(jìn)行實(shí)時(shí)調(diào)試,給開(kāi)發(fā)人員帶來(lái)很大的幫助。如今硬件仿真已經(jīng)成為任何驗(yàn)證策略中的主角,因?yàn)樗軌蛟谧罹咛魬?zhàn)性的設(shè)計(jì)中找出最難發(fā)現(xiàn)的缺陷,尤其是當(dāng)缺陷的影響跨越嵌入式軟件和底層硬件之間的邊界時(shí)。Mentor Graphics 公司在硬件仿真領(lǐng)域已經(jīng)耕耘多年,其推出的 Veloce 硬件仿真平臺(tái)已經(jīng)得到很多客戶的認(rèn)可。

Mentor Graphics 公司產(chǎn)品市場(chǎng)經(jīng)理 Gabriele Pulini 指出,“硬件仿真的速度是軟件仿真的 1000 倍到 2000 倍,還可以找出軟件仿真無(wú)法測(cè)出的問(wèn)題,使芯片在流片之前進(jìn)行完備的軟硬件測(cè)試。”

Mentor Graphics 公司產(chǎn)品市場(chǎng)經(jīng)理 Gabriele Pulini

?

多方合作,建立生態(tài)圈
20 年前 IC 設(shè)計(jì)以門(mén)為主,如今以 IP 為主,ARM 核的遍地開(kāi)花給 IC 設(shè)計(jì)帶來(lái)便利,同時(shí)也加大了測(cè)試的難度。以 IP 為主的 IC 設(shè)計(jì)規(guī)模越來(lái)越大,ARM 核心架構(gòu)也越來(lái)越復(fù)雜,因此如何對(duì)核進(jìn)行驗(yàn)證,如何將其準(zhǔn)確例化在 SoC 里,以及如何在 SoC 里面驗(yàn)證和優(yōu)化成為 IC 設(shè)計(jì)工程師要考慮的重中之重。為了滿足測(cè)試需求,Mentor Graphics 積極與 IP 核授權(quán)廠商展開(kāi)合作,盡可能早的獲得最新 IP 和相關(guān)技術(shù),以幫助 IC 設(shè)計(jì)工程師解決設(shè)計(jì)中的問(wèn)題。由此可見(jiàn),建立生態(tài)圈是硬件仿真測(cè)試廠商幫助用戶快速解決問(wèn)題提供了強(qiáng)有力的保障。


Gabriele Pulini 介紹,“我們已經(jīng)與 ARM 公司簽訂一份多年訂購(gòu)協(xié)議。通過(guò)此協(xié)議,我們可以在常規(guī)發(fā)布前優(yōu)化其 ARM IP 流程和工具。這將使 Mentor 的客戶能在其設(shè)計(jì)中加入最新的 ARM IP,相信其驗(yàn)證、實(shí)施和測(cè)試環(huán)境已達(dá)最優(yōu)化,并且還能使其最新 ASIC 和 FPGA 設(shè)計(jì)的性能和功能都達(dá)到最高水平。同時(shí),Imagination 全系列的從入門(mén)級(jí)到最高性能 MIPS CPU 的設(shè)計(jì),包括最新推出的以 MIPS R6 架構(gòu)為基礎(chǔ)的深度嵌入式 M 級(jí) M6250,都能運(yùn)用 Mentor Veloce 硬件仿真平臺(tái),并且可以通過(guò) Codelink 產(chǎn)品來(lái)進(jìn)行調(diào)試。”


Veloce 擴(kuò)展 APP 庫(kù):開(kāi)辟硬件仿真新紀(jì)元
Veloce 硬件仿真平臺(tái)具有諸多優(yōu)勢(shì),如靈活的硬件仿真器可以允許多個(gè)用戶遠(yuǎn)程操作,其對(duì)數(shù)據(jù)中心很友好,企業(yè)服務(wù)器軟件使多用戶之間的硬件使用率最大化等,因此近幾年的市場(chǎng)成長(zhǎng)很快。為了更好地服務(wù)客戶,Mentor Graphics 公司在原來(lái)的基礎(chǔ)上又推出用于 Veloce 硬件仿真平臺(tái)的新型應(yīng)用程序。

Veloce Apps 包括 Veloce Deterministic ICE、Veloce DFT 和 Veloce FastPath,可以解決復(fù)雜 SoC 和系統(tǒng)設(shè)計(jì)中的關(guān)鍵系統(tǒng)級(jí)驗(yàn)證難題。這些應(yīng)用程序在升級(jí)的 Veloce OS3 操作系統(tǒng)上運(yùn)行,而新的操作系統(tǒng)極大加快了設(shè)計(jì)編譯周期、門(mén)級(jí)流程和結(jié)果重新檢查。相比以往以硬件為中心的策略,Veloce OS3 上的 Veloce Apps 組合使用可以更快速地向更多工程師提供更加豐富的功能。

Gabriele Pulini 解釋?zhuān)坝布抡鎻某霈F(xiàn)到如今已經(jīng)走過(guò)了 3 個(gè)階段,從最初只有 CPU/GPU 的 ICE 時(shí)代到加速時(shí)代,隨著互聯(lián)網(wǎng)、多媒體以及存儲(chǔ)器的出現(xiàn)進(jìn)入到虛擬化時(shí)代,如今應(yīng)用越來(lái)越多,隨之出現(xiàn)了手機(jī)、汽車(chē)、物聯(lián)網(wǎng)以及 DFS 等領(lǐng)域,硬件仿真進(jìn)入了應(yīng)用時(shí)代。Veloce Apps 的推出擴(kuò)充豐富了 Mentor Graphics 在這些領(lǐng)域的服務(wù)能力,未來(lái)我們會(huì)推出更多的應(yīng)用以擴(kuò)展 Veloce APP 庫(kù),用戶可以根據(jù)測(cè)試需要選擇庫(kù)的種類(lèi)進(jìn)行購(gòu)買(mǎi)安裝?!?/p>

與非網(wǎng)原創(chuàng)報(bào)道,謝絕轉(zhuǎn)載!

更多關(guān)于 Veloce APP 的詳細(xì)內(nèi)容,請(qǐng)參照:Mentor Graphics 發(fā)布 Veloce Apps:開(kāi)啟硬件仿真新紀(jì)元

相關(guān)推薦

電子產(chǎn)業(yè)圖譜