加入星計劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴散
  • 作品版權(quán)保護
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入
  • 正文
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請入駐 產(chǎn)業(yè)圖譜

晶振振蕩電路中的負性阻抗:定義、要求與測試方法

11/11 07:24
2551
閱讀需 3 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

晶發(fā)電子專注17年晶振生產(chǎn),晶振產(chǎn)品包括石英晶體諧振器、振蕩器、貼片晶振、32.768Khz時鐘晶振、有源晶振、無源晶振等,產(chǎn)品性能穩(wěn)定,品質(zhì)過硬,價格好,交期快.國產(chǎn)晶振品牌您值得信賴的晶振供應(yīng)商。

在晶振振蕩電路中,負性阻抗(Negative?Resistance,簡稱-R)是一個關(guān)鍵參數(shù),它對于確保晶振能夠穩(wěn)定起振并持續(xù)振蕩起著至關(guān)重要的作用。晶發(fā)電子將詳細介紹負性阻抗的定義、振蕩電路對負性阻抗的要求以及測試方法。

一、負性阻抗的定義

負性阻抗是指振蕩電路為了提高晶振起振能力而通過設(shè)計途徑來增加的反向補償參數(shù)指標(biāo)。它并不是晶振本身的內(nèi)置參數(shù),而是振蕩電路的一項重要參數(shù)。在振蕩電路中,負性阻抗與晶振的等效串聯(lián)電阻(ESR)共同決定了振蕩回路的穩(wěn)定性。

二、振蕩電路對負性阻抗的要求

為了獲得穩(wěn)定的振蕩電路,振蕩IC的負性阻抗(-R)至少需要為晶振的5倍以上,即絕對值|-R|>5R。這是因為振蕩電路需要提供足夠的補償值來補償晶振振動時的機械能損失。如果負性阻抗太小,就無法有效補償這些損失,從而導(dǎo)致晶振無法起振或偶爾停振。

舉例來說,如果晶振的阻抗為30Ω,那么振蕩IC的負性阻抗需要在-150Ω以下的條件下,才能保障振蕩回路的穩(wěn)定性。這個要求對于確保晶振在各種工作條件下都能穩(wěn)定振蕩至關(guān)重要。

20240923

三、負性阻抗的測試方法

為了確保振蕩電路的穩(wěn)定性,需要對負性阻抗進行測試。以下是測試負性阻抗的步驟:

  1. 給晶振頻率輸出端串接一顆可變電阻,并將可變電阻調(diào)至最小值。
  2. PCBA上電,讓電路正常工作。
  3. 調(diào)整可變電阻,將電阻值調(diào)大,直至晶振不起振。
  4. 確定晶振不起振后,再將可變電阻調(diào)小,并觀測晶振波形。
  5. 緩慢將可變電阻調(diào)小,直至晶振振蕩波形顯示正常后,關(guān)閉電源。
  6. 再打開電源,若晶振依舊可以起振,則將此時的可變電阻上的電阻值與示波器所測得的晶振自身電阻值相加,得數(shù)即為負性阻抗值。

通過以上測試方法,可以準(zhǔn)確測量出振蕩電路的負性阻抗值,從而確保晶振在各種工作條件下都能穩(wěn)定振蕩。這對于提高數(shù)字電路的穩(wěn)定性和可靠性具有重要意義。

相關(guān)推薦

電子產(chǎn)業(yè)圖譜

JF晶振是由深圳市晶發(fā)電子有限公司是生產(chǎn)的自主品牌、公司2006年成立,是一家從事銷售石英晶體諧振器、晶體振蕩器以及從事晶體配套設(shè)備生產(chǎn)的高新技術(shù)企業(yè)。