引言:本文繼續(xù)介紹Verilog HDL基礎(chǔ)知識(shí),重點(diǎn)介紹賦值語(yǔ)句、阻塞與非阻塞、循環(huán)語(yǔ)句、同步與異步、函數(shù)與任務(wù)語(yǔ)法知識(shí)。
1. 賦值語(yǔ)句
在Verilog中,有兩種進(jìn)行賦值的方法,即連續(xù)賦值語(yǔ)句和過程賦值語(yǔ)句(塊)。
1.1 連續(xù)賦值語(yǔ)句
連續(xù)賦值用于表示組合邏輯。左側(cè)必須是Net數(shù)據(jù)類型即wire和tri類型。
連續(xù)賦值始終處于活動(dòng)狀態(tài),這意味著,對(duì)右側(cè)值的任何更改都會(huì)導(dǎo)致賦值左側(cè)值被更新。
//連續(xù)賦值方法1
wire [15:0] adder_out = mult_out + out;
//連續(xù)賦值方法2
wire [15;0] adder_out;
assign adder_out = mult_out + out;
在仿真測(cè)試中,可以對(duì)連續(xù)賦值語(yǔ)句分配延遲,但在綜合時(shí),該延遲被忽略。
assign?#5?adder_out?=?mult_out?+?out;?//延遲5ns
1.2? 過程賦值語(yǔ)句(塊)
過程賦值語(yǔ)句包括initial和always兩種。intial語(yǔ)句用于初始化仿真使用,always使用行為功能描述電路功能。
每個(gè)always和initial塊都是并行運(yùn)行的,但每個(gè)塊內(nèi)部是順序執(zhí)行的。
圖1:過程賦值語(yǔ)句示例
2. 阻塞賦值和非阻塞賦值
always和initial過程塊有種類型賦值即阻塞賦值(=)和非阻塞賦值(<=)。
過程賦值的左側(cè)必須是變量數(shù)據(jù)類型,可以是reg、integer、real或time或realtime。賦值的右側(cè)可以是任何有效的表達(dá)式或信號(hào)。
阻塞賦值和非阻塞賦值示例如下圖所示。
圖2:阻塞賦值和非阻塞賦值示例
如圖2左側(cè)阻塞賦值,兩條語(yǔ)句同時(shí)執(zhí)行,延遲#5時(shí),a=b=2,再延遲#5時(shí),c=a=2,即賦值語(yǔ)句立即執(zhí)行,執(zhí)行完畢后才執(zhí)行下一條語(yǔ)句,左側(cè)值在賦值語(yǔ)句執(zhí)行完后立即改變。如圖2右側(cè)非阻塞賦值,延遲#5時(shí),a=b=2,而再延遲#5時(shí),c=a=1,即c值并未立即為a的新值。
圖3展示了阻塞賦值和非阻塞賦值綜合后的RTL電路舉例。
圖3:阻塞賦值和非阻塞賦值綜合后的RTL電路舉例?
阻塞賦值和非阻塞賦值使用規(guī)則
組合電路一般使用阻塞賦值,時(shí)序電路使用非阻塞賦值,這可以避免混淆,提高代碼可讀性。
3. 兩種類型RTL處理:
組合邏輯處理和時(shí)序邏輯處理
組合邏輯處理:對(duì)所有輸入列表信號(hào)敏感,用于組合邏輯。
圖4:組合邏輯處理
時(shí)序邏輯處理:對(duì)時(shí)鐘信號(hào)或者控制信號(hào)沿敏感(通過添加posedge或者negedge關(guān)鍵字),用于時(shí)序邏輯。
圖5:時(shí)序邏輯處理
4. 過程塊語(yǔ)句
initial和always過程塊中有三種常用語(yǔ)句:if-esle、case和循環(huán)語(yǔ)句。
4.1 if-else語(yǔ)句
語(yǔ)句以關(guān)鍵字if開頭,后跟一個(gè)條件,然后是條件為true時(shí)要執(zhí)行的語(yǔ)句序列。else子句(如果存在)將在條件為false時(shí)執(zhí)行。
圖6:if-else示例
可以看到if語(yǔ)句合成為兩個(gè)輸入復(fù)用器??梢钥吹剑鄠€(gè)if語(yǔ)句會(huì)導(dǎo)致多個(gè)復(fù)用,從而產(chǎn)生優(yōu)先級(jí)。如果不需要在你的電路中進(jìn)行優(yōu)先級(jí)排序,case語(yǔ)句會(huì)更有效率。
4.2 case語(yǔ)句在case語(yǔ)句中,所有條件都將根據(jù)表達(dá)式進(jìn)行檢查。這導(dǎo)致一個(gè)多路復(fù)用器具有多個(gè)輸入。
圖7:case語(yǔ)句示例
casez語(yǔ)句將表達(dá)式或條件中的所有'z'值視為不關(guān)心。
casex語(yǔ)句將所有“x”和“z”值視為不關(guān)心,而不是邏輯值。?????
圖8:casez和casex語(yǔ)句示例
4.3 循環(huán)語(yǔ)句
(1)forever循環(huán)語(yǔ)句示例
initial?begin? ??
clk = 0;
??forever?#25?clk=?~clk;
end
以上示例為周期為#50的clk時(shí)鐘,注意該語(yǔ)句不可綜合,只能用于仿真。
(2)repeat循環(huán)語(yǔ)句
if(rotate == 1)
??repeat(8)?begin?//循環(huán)8次
????temp?=?data[15];
????data = {data <<1,temp};
??end ?
repeat語(yǔ)句可以設(shè)置循環(huán)的次數(shù),該語(yǔ)句可以用于綜合,要具有明確的循環(huán)表達(dá)式和循環(huán)條件。
(3)while循環(huán)語(yǔ)句
initial begin
? cnt = 0;
??while(cnt?<?101)?begin
????$display("cnt?=?%d",cnt);
????cnt = cnt + 1;?
??end
end
cnt循環(huán)計(jì)數(shù)100次,在cnt為101時(shí)退出循環(huán),該語(yǔ)句可以用于綜合,要具有明確的循環(huán)表達(dá)式和循環(huán)條件。
(4)for循環(huán)語(yǔ)句
integer i;
always @(inp,cnt) begin
??result[7:4] = 0;
??result[3:0] = inp;
??if?(cnt?==?1)?begin
????for?(i=4;i<=7;?i=i+1)?begin
??????result[i]?=?result[i-4];
????end ?
??end
end
以上for循環(huán)語(yǔ)句實(shí)現(xiàn)4bit左移位功能,for語(yǔ)句可以進(jìn)行綜合,實(shí)現(xiàn)硬件電路。
5. 同步邏輯和異步邏輯
圖9:同步邏輯及異步邏輯
always敏度列表表達(dá)方式將導(dǎo)致控制信號(hào)是同步的或異步的。上圖中左側(cè)代碼具有同步預(yù)置和觸發(fā)器清除功能,該代碼僅在時(shí)鐘上升沿敏感,右側(cè)代碼敏感列表包含時(shí)鐘和異步清除信號(hào),如果aclr上升沿觸發(fā),就會(huì)引起q清零,不受時(shí)鐘控制。
6. 函數(shù)(function)和任務(wù)(task)
Verilog HDL有兩種子程序,函數(shù)和任務(wù)。它們都必須在模塊中定義。函數(shù)根據(jù)其輸入返回一個(gè)值。函數(shù)通常產(chǎn)生組合邏輯,并用于assign表達(dá)式中。
任務(wù)和函數(shù)對(duì)于模塊中的重復(fù)代碼非常有用。它們提高了代碼的可讀性。
?圖10:function示例
圖11:task示例
function和task的異同點(diǎn)
相同點(diǎn):
(1)任務(wù)和函數(shù)必須在模塊內(nèi)定義,其作用范圍僅適用于該模塊,可以在模塊內(nèi)多次調(diào)用;(2)任務(wù)和函數(shù)中可以聲明局部變量,如寄存器,時(shí)間,整數(shù),實(shí)數(shù)和事件,但是不能聲明線網(wǎng)類型的變量;(3)任務(wù)和函數(shù)中只能使用行為級(jí)語(yǔ)句,但是不能包含always和initial塊,設(shè)計(jì)者可以在always和initial塊中調(diào)用任務(wù)和函數(shù)。
差異點(diǎn):
(1)函數(shù)能調(diào)用另一個(gè)函數(shù),但是不能調(diào)用任務(wù),任務(wù)可以調(diào)用另一個(gè)任務(wù),也可以調(diào)用函數(shù);
(2)函數(shù)總是在仿真時(shí)刻0開始,任務(wù)可以在非零時(shí)刻開始執(zhí)行;
(3)函數(shù)一定不能包含任何延遲,事件或者時(shí)序控制聲明語(yǔ)句,任務(wù)可以包含延遲,事件或者時(shí)序控制聲明語(yǔ)句;
(4)函數(shù)至少要有一個(gè)輸入變量,也可以有多個(gè)輸入變量,任務(wù)可以沒有或者有多個(gè)輸入,輸出,輸入輸出變量;
(5)函數(shù)只能返回一個(gè)值,函數(shù)不能有輸出或者雙向變量,任務(wù)不返回任何值,或者返回多個(gè)輸出或雙向變量值。