華大九天發(fā)布2023年半年報(bào)。公司著眼于解決EDA工具鏈關(guān)鍵環(huán)節(jié)難點(diǎn),結(jié)合行業(yè)應(yīng)用熱點(diǎn),憑借雄厚的研發(fā)實(shí)力在定制電路設(shè)計(jì)EDA、數(shù)字電路設(shè)計(jì)EDA、晶圓制造EDA及平板顯示電路設(shè)計(jì)EDA等產(chǎn)品線上均有新產(chǎn)品推出。
全新推出存儲(chǔ)電路設(shè)計(jì)全流程EDA工具系統(tǒng)
存儲(chǔ)芯片是集成電路中不可或缺的組成部分,在消費(fèi)電子、智能終端等領(lǐng)域有著廣泛的應(yīng)用。近年來(lái)隨著汽車(chē)電子、5G 通訊、物聯(lián)網(wǎng)、可穿戴等熱門(mén)新興領(lǐng)域的崛起,以及中國(guó)在電子制造領(lǐng)域水平的不斷進(jìn)步,國(guó)內(nèi)存儲(chǔ)芯片產(chǎn)品的需求量逐年攀升。
存儲(chǔ)電路設(shè)計(jì)流程與模擬電路類似,但因存儲(chǔ)設(shè)計(jì)包含大量存儲(chǔ)陣列單元,設(shè)計(jì)規(guī)模大、工藝制程特殊、設(shè)計(jì)可靠性要求高等特點(diǎn),對(duì)存儲(chǔ)電路設(shè)計(jì)工具提出了更高的要求,需要更大容量、適配存儲(chǔ)設(shè)計(jì)特點(diǎn)的電路圖版圖設(shè)計(jì)平臺(tái)、大容量快速仿真器以及適用于存儲(chǔ)陣列特點(diǎn)的物理驗(yàn)證和高可靠性分析等工具。
公司新推出的存儲(chǔ)電路全定制設(shè)計(jì)全流程EDA工具系統(tǒng)包括存儲(chǔ)電路原理圖編輯工具、存儲(chǔ)電路版圖編輯工具、電路仿真工具、存儲(chǔ)電路快速仿真工具、存儲(chǔ)電路物理驗(yàn)證工具、存儲(chǔ)電路寄生參數(shù)提取工具和存儲(chǔ)電路可靠性分析工具等,為用戶提供了從電路到版圖、從設(shè)計(jì)到驗(yàn)證的一站式完整解決方案。
全新推出射頻電路設(shè)計(jì)全流程EDA工具
射頻電路是指能通過(guò)天線向外界發(fā)射或接收高頻電磁波的電路,在通信系統(tǒng)、航空航天、汽車(chē)?yán)走_(dá)以及自動(dòng)識(shí)別系統(tǒng)中具有廣泛的應(yīng)用。隨著無(wú)線通信技術(shù)的不斷發(fā)展和智能設(shè)備的普及,射頻芯片的需求持續(xù)增加。同時(shí),5G毫米波通信和汽車(chē)電子等應(yīng)用的快速增長(zhǎng)也為射頻集成電路行業(yè)迅速發(fā)展帶來(lái)了更多機(jī)遇。
射頻電路按照制造工藝的不同,分為硅基射頻電路和化合物射頻電路兩大類。其中,以CMOS工藝為主的硅基射頻電路,成本較低且易與其他電路集成,廣泛應(yīng)用于無(wú)線通信系統(tǒng);以砷化鎵、磷化銦和氮化鎵等工藝為主的化合物射頻電路,頻率高、噪聲低、輸出功率大,主要用于微波、毫米波頻段的單片集成電路設(shè)計(jì)。
根據(jù)化合物工藝射頻電路設(shè)計(jì)的特殊性,公司新推出了化合物射頻電路設(shè)計(jì)全流程EDA工具系統(tǒng),形成了完整的射頻電路設(shè)計(jì)全流程EDA工具系統(tǒng)。該系統(tǒng)是國(guó)內(nèi)唯一的射頻電路設(shè)計(jì)全流程EDA工具系統(tǒng),包括射頻模型提取工具、射頻電路原理圖編輯工具、射頻電路版圖編輯工具、射頻電路仿真工具、射頻電路物理驗(yàn)證工具等;同時(shí),通過(guò)開(kāi)放標(biāo)準(zhǔn)接口集成了合作伙伴的電磁場(chǎng)仿真工具,實(shí)現(xiàn)了射頻電路設(shè)計(jì)全流程的貫通,為用戶提供了從電路到版圖、從設(shè)計(jì)到仿真驗(yàn)證的完整解決方案。
全新推出邏輯綜合工具ApexSyn
在數(shù)字電路設(shè)計(jì)EDA領(lǐng)域,公司新推出邏輯綜合工具ApexSyn,該工具實(shí)現(xiàn)了從RTL設(shè)計(jì)到門(mén)級(jí)網(wǎng)表的自動(dòng)綜合、掃描鏈電路插入,以及對(duì)設(shè)計(jì)進(jìn)行性能、面積和功耗的優(yōu)化。該工具支持多種Logic Ware設(shè)計(jì)組件,簡(jiǎn)單易用,且提高了密集型數(shù)據(jù)通路設(shè)計(jì)結(jié)果的質(zhì)量。目前,該工具已在多家客戶實(shí)現(xiàn)應(yīng)用落地。
全新推出5款晶圓制造EDA工具
光刻掩膜版數(shù)據(jù)查看和分析工具GoldMask Viewer公司繼光刻掩模版布局設(shè)計(jì)工具M(jìn)age之后發(fā)布的又一款應(yīng)用于光刻掩模版制造流程的EDA工具。GoldMask Viewer支持對(duì)掩模版數(shù)據(jù)進(jìn)行快速讀取、查看、分析,提供了靈活的掩模版圖形自動(dòng)測(cè)量功能,以及圖形密度計(jì)算、光罩?jǐn)?shù)據(jù)比對(duì)、芯片交疊檢查等分析手段。該工具主要用于掩模版實(shí)際生產(chǎn)前的數(shù)據(jù)檢查分析,可以產(chǎn)生掩膜版檢測(cè)階段的參考數(shù)據(jù),為掩模版數(shù)據(jù)分析提供了完備和高效的解決方案。
參數(shù)化版圖單元開(kāi)發(fā)工具PCM基于Python語(yǔ)言提供了豐富的參數(shù)化版圖單元API,支持用戶通過(guò)編寫(xiě) Python代碼來(lái)開(kāi)發(fā)設(shè)計(jì)PCell,創(chuàng)建和修改Python 對(duì)象,完成幾何圖形、實(shí)例等對(duì)象的創(chuàng)建、移動(dòng)、復(fù)制等功能。
界面化版圖單元開(kāi)發(fā)工具PLM以PCM為基礎(chǔ),提供易學(xué)習(xí)與操作的圖像化用戶接口,無(wú)需編程即可實(shí)現(xiàn)復(fù)雜和層次化的PCell編輯和設(shè)計(jì),生成的Pcell庫(kù)可直接應(yīng)用于Aether等版圖設(shè)計(jì)工具。該工具為PDK開(kāi)發(fā)以及IP設(shè)計(jì)用戶提供了PDK開(kāi)發(fā)工具市場(chǎng)中效能與兼容性最佳的PCell設(shè)計(jì)解決方案。
測(cè)試芯片版圖自動(dòng)化生成工具TPM以界面化可變參數(shù)單元為基礎(chǔ),可以批量實(shí)現(xiàn)基本版圖單元的生成以及測(cè)試版圖的自動(dòng)布局布線和拼接,大幅提高了測(cè)試芯片的設(shè)計(jì)效率,廣泛應(yīng)用于各種測(cè)試芯片的設(shè)計(jì),如工藝模型測(cè)試芯片的快速生成等。
PDK自動(dòng)化開(kāi)發(fā)和驗(yàn)證平臺(tái)PBQ支持PDK開(kāi)發(fā)項(xiàng)目的管理,包括開(kāi)發(fā)文件管理、代碼編輯和PDK編譯功能,實(shí)現(xiàn)PDK的高效開(kāi)發(fā)。同時(shí),提供了不同的PDK驗(yàn)證機(jī)制,可調(diào)用設(shè)計(jì)平臺(tái)和物理驗(yàn)證工具,實(shí)現(xiàn)PDK的自動(dòng)化驗(yàn)證,保證了PDK的質(zhì)量。
目前,公司在已有工具基礎(chǔ)上,在晶圓制造EDA的多個(gè)細(xì)分領(lǐng)域形成了多個(gè)解決方案,包括PDK套件開(kāi)發(fā)方案、標(biāo)準(zhǔn)單元庫(kù)和SRAM等基礎(chǔ)IP的完整工具鏈支撐方案、光刻掩膜版數(shù)據(jù)準(zhǔn)備和分析驗(yàn)證方案、物理規(guī)則驗(yàn)證和可制造性檢查方案等,為晶圓制造廠提供了重要的工具和技術(shù)支撐。
全新推出平板顯示電路設(shè)計(jì)原理圖和版圖編輯工具AuroraFPD
公司新推出了平板顯示電路設(shè)計(jì)原理圖和版圖編輯工具AetherFPD的升級(jí)產(chǎn)品AuroraFPD,該工具主要在核心數(shù)據(jù)庫(kù)和版圖編輯方面進(jìn)行技術(shù)升級(jí),大幅提高了版圖編輯和顯示的性能,并增強(qiáng)了TP(觸控面板)設(shè)計(jì)、極窄邊框設(shè)計(jì)的功能和易用性,同時(shí)優(yōu)化了OLED(有機(jī)發(fā)光二極管)面板布線技術(shù),為平板顯示的版圖編輯提供了更高效、完整的解決方案。